ケイデンス、AI向け次世代DRAMを発表
ケイデンス(本社:米国カリフォルニア州サンノゼ市)は、エンタープライズおよびデータセンター向けに、高い信頼性を提供するLPDDR5X 9600MbpsメモリIPシステムソリューションを新たに発表しました。
このソリューションは、ケイデンスの量産実績のあるLPDDR5X IPと、Microsoft社が開発した次世代RAIDDR(Redundant Array of Independent Double Data Rate)ECC(Error Correction Code)を統合することで、高性能、低消費電力、そして高信頼性を同時に実現します。
AIインフラにおける課題と新ソリューション
AIインフラの構築が進む中で、LPDDR5XはAIやHPC(High Performance Computing:高性能計算)など、高メモリ帯域を必要とするワークロードにおいて、電力効率と性能を向上させることから採用が拡大しています。
しかし、これまでハイパースケーラー各社は、LPDDR5Xベースのシステムにおける低消費電力・高性能・小面積(PPA)と、DDR5メモリによる信頼性・可用性・保守性(RAS)の両立という課題に直面していました。今回発表されたソリューションは、この課題を解決することを目指しています。
新メモリIPシステムソリューションは、コンパクトなフォームファクタでPPAを維持しながら、エンタープライズ級のRASを実現し、最大9600Mbpsのデータレートに対応します。従来のDDR5 ECC実装に匹敵するサイドバンドECC性能を備えており、データセンター用途に最適です。
RAIDDR ECC技術の詳細
このソリューションの中核技術となるMicrosoft社のRAIDDR ECCは、SDDC(Single Device Data Correction:単一デバイスデータ訂正)に近い訂正能力を発揮する次世代のエラー訂正アルゴリズムです。
業界最高水準の精度とフォルト検出能力を、わずかな論理オーバーヘッドで実現できる点が特徴です。RAIDDRは、従来DDR5 RDIMMベースの用途で使用されてきたシンボルベースECCと同等の保護機能をLPDDR5Xでも提供します。
主な特長
- LPDDR5X DRAMを用いた40ビットチャネル構成に対応
- 9600Mbpsの高速動作と低消費電力を両立
- DDR5方式のシンボルベースECCに相当する信頼性を備えたエンタープライズ級RAS
- サイドバンドECC対応によりチャネル帯域を最大化
- 体積効率に優れたコンパクトフォームファクタ
今後の展開とポートフォリオ
ケイデンスのメモリIPソリューションは、AIトレーニングおよび推論を含む高性能アプリケーション向けに、統合されたサブシステムとして提供されています。2025年7月には、業界初となる14.4GbpsのLPDDR6メモリIPシステムソリューションも発表しており、今後の性能向上に向けた明確なロードマップを示しています。
ケイデンスは、HPCやAI用途向けに、シリコン実証済みかつPPA最適化を施したメモリIPおよびインターフェースIPの幅広いポートフォリオを提供しています。LPDDR、HBM(High Bandwidth Memory)、DDR5、PCI Express(R)(PCIe(R))、Universal Chiplet Interconnect Express(TM)(UCIe(TM))、UALink、Ultra Ethernetなど、主要な業界標準規格の最新バージョンを網羅しています。
また、検証IPを含む包括的なソリューションに加え、3D-ICを含むチップレットにも対応しています。LPDDRメモリソリューションの詳細は、LPDDRのウェブページ()で確認できます。
Ms.ガジェット最後までお読みいただきありがとうございました!
- 本記事の評価は当サイト独自のものです。
- 特段の表示が無い限り、商品の価格や情報などは記事執筆時点での情報です。
- この情報が誤っていても当サイトでは一切の責任を負いかねますのでご了承ください。
- 当サイトに記載された商品・サービス名は各社の商標です。
- 本記事で使用している画像は、メディアユーザーとしてPR TIMESより提供されたプレスリリース素材を利用しています。

